Dersin Ayrıntıları
YarıyılKoduAdıT+U+LKrediAKTS
6EEM 308Sayısal Sistem Tasarımı I3+0+035

Dersin Detayları
Dersin Dili Türkçe
Dersin Düzeyi Lisans
Bölümü / Programı Elektrik-Elektronik Mühendisliği
Öğrenim Türü Örgün Öğretim
Dersin Türü Seçmeli
Dersin Amacı Sayısal sistem tasarımının öğrenilmesi. Sahada programlanabilir kapı dizileri ile tasarım süreçlerinin öğrenilmesi.
Dersin İçeriği FPGA ve ASIC süreçleri, Donanım tanımlama dilleri, VHDLve sayısal tasarım prensipleri, VHDL ile kombinezonal devre tasarımı, VHDL ile ardışıl devre tasarımı.
Dersin Yöntem ve Teknikleri
Ön Koşulları Yok
Dersin Koordinatörü Yok
Dersi Verenler Dr.Öğr.Üyesi Övünç POLAT
Dersin Yardımcıları Yok
Dersin Staj Durumu Yok

Ders Kaynakları
Kaynaklar Sarıtaş, Engin ; Sedat Karataş, Her Yönüyle FPGA ve VHDL, Palme Yayıncılık, 2013.
Perry, Douglas L., VHDL : programming by example, McGraw-Hill, 2002.


Planlanan Öğrenme Aktiviteleri ve Metodları
Etkinlikler ayrıntılı olarak "Değerlendirme" ve "İş Yükü Hesaplaması" bölümlerinde verilmiştir.

Değerlendirme Ölçütleri
Yarıyıl Çalışmaları Sayısı Katkı
Ara Sınav-Yıl İçi S. 1 % 30
Kısa Süreli Sınav 1 % 10
Yarıyıl Sonu Sınavı 1 % 60
Toplam :
3
% 100

 
AKTS Hesaplama İçeriği
Etkinlik Sayısı Süre Toplam İş Yükü (Saat)
Ders Süresi 14 3 42
Sınıf Dışı Ç. Süresi 14 2 28
Ödevler 7 2 14
Ara Sınavlar 1 12 12
Proje 1 24 24
Yarıyıl Sonu Sınavı 1 24 24
Toplam İş Yükü   AKTS Kredisi : 5 144

Dersin Öğrenme Çıktıları: Bu dersin başarılı bir şekilde tamamlanmasıyla öğrenciler şunları yapabileceklerdir:
Sıra NoAçıklama
1 Sayısal sistem tasarım kavramlarını öğrenir.
2 Sayısal devreleri gerçekçi kısıtlar altında tasarlayabilme ve gerçekleyebilme.


Ders Konuları
HaftaKonuÖn HazırlıkDökümanlar
1 Sayısal Sistemler Tasarımına Giriş
2 FPGA ve ASIC süreçleri
3 Donanım tanımlama dilleri
4 VHDLve sayısal tasarım prensipleri.
5 VHDL ile kombinasyonel devre tasarımı
6 VHDL ile kombinasyonel devre tasarımı
7 VHDL ile kombinasyonel devre tasarımı
8 Arasınav
9 VHDL ile ardışıl devre tasarımı
10 VHDL ile ardışıl devre tasarımı
11 VHDL ile ardışıl devre tasarımı
12 Testbench oluşturulması
13 Testbench oluşturulması
14 Proje sunumları


Dersin Program Çıktılarına Katkısı
P1 P2 P3 P4 P5 P6 P7 P8 P9 P10 P11
Tüm 4 5 5 5 4 3 1 3 3 3 3
Ö1
Ö2

Katkı Düzeyi: 1: Çok Düşük 2: Düşük 3: Orta 4: Yüksek 5: Çok Yüksek


https://obs.akdeniz.edu.tr/oibs/bologna/progCourseDetails.aspx?curCourse=2429220&lang=tr